LogIn E-mail
설계이야기
3x8 Decoder
# 4 Jamie    02.8.28 15:46

1.Spec

오늘은 decoder에 대해 알아보겠습니다.
decoder는  n bit의 입력을 2**n의 서로다른 출력으로 바꾸어주는 기본적인 조합회로 중
하나입니다. 예를들어 38decoder라 하면 입력이 3bit이므로 2**3=8 즉, 8bit의 출력을
내보내는 것을 의미합니다.
decoder의 function은 각각의 입력 조건을 case문을 이용하여 정의한 다음
해당 입력값에 대한 출력값을 정의하면 됩니다.

2.Input/Output



3.RTL Code : decoder38.vhd
  Test Vector : decoder38_tb.vhd

게시물: 93 건, 현재: 1 / 1 쪽
[1]
번호 제       목 작성자 등록일 방문
95  draw_hexa.v JMJS 10.6.17 2260
94  jmjsxram3.v JMJS 10.4.9 1974
93  Verilog document JMJS 11.1.24 2556
92  [verilog]o=(c1)? (c2)? 0:1 : (c3)? 2:3; JMJS 09.3.31 2139
91  [verilog]forever, repeat, strobe, realtime, ... JMJS 09.7.6 3631
90  gtkwave PC version JMJS 09.3.30 1904
89  ncsim option example JMJS 08.12.1 4303
88  [영상]keywords for web search JMJS 08.12.1 1929
87  [Verilog]fdisplay fopen fscanf JMJS 11.1.24 6313
86  ncverilog option example JMJS 10.6.8 7714
85  [Verilog]Latch example JMJS 08.12.1 2520
84  Pad verilog example JMJS 01.3.16 4496
83  [ModelSim] vector JMJS 01.3.16 2143
82  RTL Code 분석순서 JMJS 09.4.29 2434
81  [temp]PIPE JMJS 08.10.2 1802
80  [temp]always-forever 무한루프 JMJS 08.10.2 1862
79  YCbCr2RGB.v JMJS 10.5.12 2086
78  [VHDL]rom64x8 JMJS 09.3.27 1685
77  [function]vector_compare JMJS 02.6.19 1644
76  [function]vector2integer JMJS 02.6.19 1739
75  [VHDL]ram8x4x8 JMJS 08.12.1 1598
74  [예]shift JMJS 02.6.19 1965
73  test JMJS 09.7.20 1720
72  test JMJS 09.7.20 1540
71  test JMJS 09.7.20 1475
70  test JMJS 09.7.20 1569
69  test JMJS 09.7.20 1614
68  test JMJS 09.7.20 1525
67  test JMJS 09.7.20 1434
66  test JMJS 09.7.20 1413
65  test JMJS 09.7.20 1508
64  test JMJS 09.7.20 1790
63  test JMJS 09.7.20 1777
62  test JMJS 09.7.20 1698
61  VHDL의 연산자 우선순위 JMJS 09.7.20 3634
60  test JMJS 09.7.20 1436
59  test JMJS 09.7.20 1519
58  test JMJS 09.7.20 1557
57  test JMJS 09.7.20 1481
56  test JMJS 09.7.20 1522
55  verilog 학과 샘플강의 JMJS 16.5.30 2243
54  [verilog]create_generated_clock JMJS 15.4.28 2143
53  [Verilog]JDIFF JMJS 14.7.4 1404
52  [verilog]parameter definition JMJS 14.3.5 1657
51  [verilog]sformat fopen fscanf fwrite fclose JMJS 12.1.31 4636
50  Verilog File I/0,Verilog file handling JMJS 12.1.30 2403
49  Verdi JMJS 10.4.22 3100
48  draw hexa JMJS 10.4.9 1744
47  asfifo - Async FIFO JMJS 10.4.8 1560
46  VHDL을 이용한 회로설계의 장점 JMJS 02.3.14 3249
45  synplify batch JMJS 10.3.8 2323
44  전자시계 Type A JMJS 08.11.28 1815
43  I2C Webpage JMJS 08.2.25 1687
42  PC에서 간단히 Verilog 실행해보기 (Icarus Verilog) JMJS 13.1.14 6170
41  [Verilog]vstring JMJS 17.9.27 1938
40  Riviera Simple Case JMJS 09.4.29 3117
39  [VHDL]DES Example JMJS 07.6.15 2811
38  [verilog]RAM example JMJS 09.6.5 2609
37  ROM example [VerilogHDL, RTL] JMJS 04.5.27 1827
36  Jamie's VHDL Handbook JMJS 08.11.28 2479
35  Dualport RAM example [VerilogHDL, RTL] JMJS 04.5.27 3119
34  RTL Job JMJS 09.4.29 1976
33  [VHDL]type example - package TYPES JMJS 06.2.2 1663
32  [verilog]`define `ifdef `elsif `else `endif ... JMJS 10.5.11 9679
30  [verilog]array_module JMJS 05.12.8 2043
29  [verilog-2001]generate JMJS 05.12.8 3296
28  protected JMJS 05.11.18 1880
27  design에 latch가 있으면 안되나요? JMJS 09.7.20 2713
26  bus의 데이타를 각 bit별로 출력하는 방법은? JMJS 04.11.9 1754
25  component를 생성해서 다른 곳에서 호출하는 방법 JMJS 04.11.4 2299
23  Array Of Array JMJS 04.8.16 1883
22  dumpfile, dumpvars JMJS 04.7.19 3499
21  Vending Machine Jamie 02.12.16 10108
20  Mini Vending Machine1 Jamie 02.12.10 6818
19  Mini Vending Machine Jamie 02.12.6 9754
18  Key Jamie 02.11.29 4889
17  Stop Watch Jamie 02.11.25 5633
16  Mealy Machine Jamie 02.8.29 6652
15  Moore Machine Jamie 02.8.29 17365
14  Up Down Counter Jamie 02.8.29 3879
13  Up Counter Jamie 02.8.29 2597
12  Edge Detecter Jamie 02.8.29 2853
11  Concept4 Jamie 02.8.28 1957
10  Concept3 Jamie 02.8.28 1904
9  Concept2_1 Jamie 02.8.28 1797
8  Concept2 Jamie 02.8.28 1856
7  Concept1 Jamie 02.8.26 2098
6  Tri State Buffer Jamie 02.8.26 3387
5  8x3 Encoder Jamie 02.8.28 4040
4  3x8 Decoder Jamie 02.8.28 3728
3  4bit Comparator Jamie 02.8.26 3096
2  가위 바위 보 게임 Jamie 02.8.26 5509
1  Two Input Logic Jamie 02.8.26 2316
[1]